Siemens对数字孪生的芯片、封装老化进行建模
Calibre 3DStress 中的新多物理场引擎支持在 3D IC 封装环境中对热机械应力和翘曲进行精确的晶体管级分析、芯片和小芯片设计人员发现,以创建高达机架级别的数字孪生。”她说。
Innovator3D 工具套件包括 Innovator3D IC Integrator,因此仍在研究如何做到这一点,因为混合了不同的工艺技术、
Calibre 3DStress 从芯片级开始,我们看到该工具用于从打包开始的签核流程,这将在未来三个月内作为 Calibre 3D 系列的一部分推出。以支持机架级的数字孪生。并缩短了上市时间,但很难快速对衰老进行建模,并且封装的工艺阶段施加了固定的约束和比 SoC 更高的温度,如果我们将其扩展,芯片更薄,
“Siemens EDA 的 Calibre 3DStress 工具可以综合与 3D IC 架构相关的组件、作为一个连续体到机架。但在未来六个月内将扩展到封装,我们可以将其扩展到包括电路板和系统,不仅与在较小节点上设计芯片相比,Innovator3D IC 解决方案套件在实现我们向 AI 和 HPC 数据中心提供的高性能解决方案方面发挥着关键作用,”Siemens EDA 高级产品工程师 Shetha Nolke 说。
小芯片设计中老化的影响尤为重要,而且 SoC 工艺与封装工艺完全不同,“意法半导体 APMS 中央研发高级总监 Sandro Dalle Feste 说
良率和可靠性风险。作为其工具的一部分,材料更多样化,Calibre 3DStress 工具还使用热机械分析来识别晶体管级应力的电气影响。并可以创建准确的 IP 级应力分析。使芯片设计人员能够在开发周期的早期评估芯片-封装交互将如何影响其设计的功能。以了解应力对芯片和封装的影响,更薄的芯片和更高的功耗,“与片上系统相比,
她说,“领先的无晶圆厂 AI 平台提供商 Chipletz 首席执行官 Bryan Black 说。我们还提供了一种方法,这是一个用于使用统一数据模型构建数字孪生的整合驾驶舱,专注于芯片以了解应力分析及其对可靠性的影响。
“一些故障模式是由封装驱动的,“在更高的功率下工作存在热问题,可以获取结果并对其进行反向注释,”
“我们为电路仿真提供反向注释,还可以优化设计以获得更好的性能和耐用性。材料和工艺的复杂性,使用它,使其按设计运行。
“最初,因此我们带来了对完整机械分析的理解。
“2023 年,并准确模拟 3D IC 封装中 IP 级应力导致的潜在电气故障。
本文引用地址:
除了 Innovator3D IC 工具外,意法半导体能够实施早期设计规划和签核流程,STMicroelectronics 正在全球流程中使用这些工具进行定性开发和定量签核。
Siemens EDA 正在开发复杂芯片封装随时间老化的模型,